- importsource = "00989886-2012-05.txt"
- Artículo:
An expression for the voltage response of a current-excited fractance device based on fractional-order trigonometric identities
- Autor:
A. G. Radwan and A. S. Elwakil
- Página:
533
- Sección:
Letters to the editor
- Publicación:
International Journal of Circuit Theory and Applications
- Volúmen:
40
- Número:
5
- Periodo:
Mayo 2012
- ISSN:
00989886
- SrcID:
00989886-2012-05.txt
- Documento número 223768
- Actualizado el martes, 23 de mayo de 2017 03:50:40 p. m.
- Creado el martes, 23 de mayo de 2017 03:50:40 p. m.
- Enlace directo
- Artículo:
Analytical synthesis and comparison of voltage-mode Nth-order OTA-C universal filter structures
- Autor:
Chun-Ming Chang and M. N. S. Swamy
- Página:
421
- Publicación:
International Journal of Circuit Theory and Applications
- Volúmen:
40
- Número:
5
- Periodo:
Mayo 2012
- ISSN:
00989886
- SrcID:
00989886-2012-05.txt
- Documento número 1116346
- Actualizado el martes, 10 de julio de 2018 11:22:27 a. m.
- Creado el martes, 10 de julio de 2018 11:22:27 a. m.
- Enlace directo
- Artículo:
Massively parallel systolic-array architectures for 2d IIR polyphase space–time plane-wave beam digital filters
- Autor:
Arjuna Madanayake, Thushara K. Gunaratne and Len T. Bruton
- Página:
455
- Publicación:
International Journal of Circuit Theory and Applications
- Volúmen:
40
- Número:
5
- Periodo:
Mayo 2012
- ISSN:
00989886
- SrcID:
00989886-2012-05.txt
- Documento número 1116347
- Actualizado el martes, 10 de julio de 2018 11:22:27 a. m.
- Creado el martes, 10 de julio de 2018 11:22:27 a. m.
- Enlace directo
- Artículo:
All-pass sections with rich cascadability and IC realization suitability
- Autor:
Muhammed A. Ibrahim, Shahram Minaei and Erkan Yuce
- Página:
477
- Publicación:
International Journal of Circuit Theory and Applications
- Volúmen:
40
- Número:
5
- Periodo:
Mayo 2012
- ISSN:
00989886
- SrcID:
00989886-2012-05.txt
- Documento número 1116348
- Actualizado el martes, 10 de julio de 2018 11:22:27 a. m.
- Creado el martes, 10 de julio de 2018 11:22:27 a. m.
- Enlace directo
- Artículo:
Interlaced switch boxes placement for three-dimensional FPGA architecture design
- Autor:
Chun-Lung Hsu, Yu-Sheng Huang and Fong-Chao Lee
- Página:
489
- Publicación:
International Journal of Circuit Theory and Applications
- Volúmen:
40
- Número:
5
- Periodo:
Mayo 2012
- ISSN:
00989886
- SrcID:
00989886-2012-05.txt
- Documento número 1116349
- Actualizado el martes, 10 de julio de 2018 11:22:27 a. m.
- Creado el martes, 10 de julio de 2018 11:22:27 a. m.
- Enlace directo