- aut = "Fabio Frustaci"
- Artículo:
Analyzing noise robustness of wide fan-in dynamic logic gates under process variations
- Autor:
Fabio Frustaci
- Página:
452
- Publicación:
International Journal of Circuit Theory and Applications
- Volúmen:
42
- Número:
5
- Periodo:
Mayo 2014
- ISSN:
00989886
- SrcID:
00989886-2014-05.txt
- Documento número 223917
- Actualizado el martes, 23 de mayo de 2017 03:50:41 p. m.
- Creado el martes, 23 de mayo de 2017 03:50:41 p. m.
- Enlace directo
- Artículo:
Analyzing noise robustness of wide fan-in dynamic logic gates under process variations
- Autor:
Fabio Frustaci
- Página:
452
- Publicación:
International Journal of Circuit Theory and Applications
- Volúmen:
42
- Número:
5
- Periodo:
Mayo 2014
- ISSN:
00989886
- SrcID:
00989886-2014-05.txt
- Documento número 1116500
- Actualizado el martes, 10 de julio de 2018 11:22:28 a. m.
- Creado el martes, 10 de julio de 2018 11:22:28 a. m.
- Enlace directo
- Artículo:
Energy-efficient single-clock-cycle binary comparator
- Autor:
Fabio Frustaci
Stefania Perri
Marco Lanuzza
- Resumen:
The design of a novel single-clock-cycle 64-bit binary comparator is here proposed. It is based on a new parallel-prefix structure that allows an energy-delay-product ?26% lower than previous proposals to be reached, when implemented with the ST 90-nm 1-V CMOS process. The main innovation is that the switching activity of the internal signals of the circuit is significantly reduced.
- Página:
237
- Publicación:
International Journal of Circuit Theory and Applications
- Volúmen:
40
- Número:
3
- Periodo:
marzo 2012
- ISSN:
00989886
- SrcID:
00989886-2012-03.txt
- Documento número 223749
- Actualizado el martes, 23 de mayo de 2017 03:50:40 p. m.
- Creado el martes, 23 de mayo de 2017 03:50:40 p. m.
- Enlace directo
- Artículo:
Energy-efficient single-clock-cycle binary comparator
- Autor:
Fabio Frustaci
Stefania Perri
Marco Lanuzza
- Resumen:
The design of a novel single-clock-cycle 64-bit binary comparator is here proposed. It is based on a new parallel-prefix structure that allows an energy-delay-product ?26% lower than previous proposals to be reached, when implemented with the ST 90-nm 1-V CMOS process. The main innovation is that the switching activity of the internal signals of the circuit is significantly reduced.
- Página:
237
- Publicación:
International Journal of Circuit Theory and Applications
- Volúmen:
40
- Número:
3
- Periodo:
marzo 2012
- ISSN:
00989886
- SrcID:
00989886-2012-03.txt
- Documento número 1116332
- Actualizado el martes, 10 de julio de 2018 11:22:27 a. m.
- Creado el martes, 10 de julio de 2018 11:22:27 a. m.
- Enlace directo
- 1-4