1. aut = ("Yu-Kang Lo")
Se encontraron 43 resultados.
Artículo:

Dead-time assignment for single-phase half-bridge PWM inverters

Autor:

Yu-Kang Lo

Jian-Min Wang

Ting-Peng Lee

Página:

212

Publicación:

International Journal of Circuit Theory and Applications

Volúmen:

36

Número:

2

Periodo:

Marzo - Abril 2008

ISSN:

00989886

SrcID:

00989886-2008-02.txt

  • Documento número 1116069
  • Actualizado el martes, 10 de julio de 2018 11:22:25 a. m.
  • Creado el martes, 10 de julio de 2018 11:22:25 a. m.
  • Enlace directo
Artículo:

Trans-admittance control for eliminating the temperature effect of piezoelectric transformer in the CCFL backlight module

Autor:

Yu-Kang Lo

Kai-Jun Pai

Huang-Jen Chiu

Página:

939

Sección:

Research Articles

Publicación:

International Journal of Circuit Theory and Applications

Volúmen:

36

Número:

8

Periodo:

Noviembre – Diciembre 2008

ISSN:

00989886

SrcID:

00989886-2008-08.txt

  • Documento número 1116113
  • Actualizado el martes, 10 de julio de 2018 11:22:26 a. m.
  • Creado el martes, 10 de julio de 2018 11:22:26 a. m.
  • Enlace directo
Artículo:

On setting the DC voltage level of an active power filter

Autor:

Yu-Kang Lo

Tian-Fu Pan

Jian-Min Wang

Página:

975

Sección:

Letter to the Editor

Publicación:

International Journal of Circuit Theory and Applications

Volúmen:

36

Número:

8

Periodo:

Noviembre – Diciembre 2008

ISSN:

00989886

SrcID:

00989886-2008-08.txt

  • Documento número 1116116
  • Actualizado el martes, 10 de julio de 2018 11:22:26 a. m.
  • Creado el martes, 10 de julio de 2018 11:22:26 a. m.
  • Enlace directo
Artículo:

Current-input OTRA Schmitt trigger with dual hysteresis modes

Autor:

Yu-Kang Lo

Hung-Chun Chien

Huang-Jen Chiu

Página:

739

Publicación:

International Journal of Circuit Theory and Applications

Volúmen:

38

Número:

7

Periodo:

Septiembre 2010

ISSN:

00989886

SrcID:

00989886-2010-09.txt

  • Documento número 1116214
  • Actualizado el martes, 10 de julio de 2018 11:22:26 a. m.
  • Creado el martes, 10 de julio de 2018 11:22:26 a. m.
  • Enlace directo
Artículo:

Analysis and design of an active-clamping zero-voltage-switching isolated inverse-SEPIC converter

Autor:

Yu-Kang Lo

Yu-Chen Liu

Jing-Yuan Lin

Resumen:

This paper presents an active-clamping ZVS isolated inverse-SEPIC converter. The high voltage spikes when turning off the switches are eliminated. The energies stored in the parasitic elements are recycled to achieve the ZVS of switches. The conversion efficiency increases substantially with a reduced circuit cost. Detailed analysis and design of the proposed topology are described. Experimental results are recorded for a prototype converter with an average active-mode efficiency above 88%.

Página:

287

Publicación:

International Journal of Circuit Theory and Applications

Volúmen:

40

Número:

3

Periodo:

marzo 2012

ISSN:

00989886

SrcID:

00989886-2012-03.txt

  • Documento número 1116336
  • Actualizado el martes, 10 de julio de 2018 11:22:27 a. m.
  • Creado el martes, 10 de julio de 2018 11:22:27 a. m.
  • Enlace directo